Микропроцессорный комплект Z80. Книга 1 1990 г.

Статические характеристики - таблица напряжений. Динамические характеристики.


7.2. 1. Статические характеристики.

_Все напряжения даны относительно USS=0 В._

Параметр

Обозначение

Единица

Минимальное

Максимальное

Пояснения

измерения

значение

значение

Рабочее

Ucc

В

4,75

5,25

при

напряжение

Vm=0-70°C

Входное

Uil

В

-0,3

0,6

при

напряжение

Uih

В

2

Ucc

Vm=0-70°C

Входное

Uilc

В

-0,3

0,45

при

напряжение

Uihc

В

Ucc-0,6

Ucc+0,3

Vm=0-70°C

тактового

сигнала

Выходное

Uol

В

-

0,4

при

напряжение

IoL=1,8мA

Vm=0-70°C

Uoh

В

2,4

при

Ioн=-0,25мA
Vm=0-70°C

Потребление

Icc

мА

-

150/200*

при

тока

Ucc=5B±5%
и Vm=0-70°C

Входной ток

Ili

мкА

-

10

при

утечки

Ui=0+Ucc

Ток утечки

Ilo

мкА

-

10

при

трёхстабильного

Uo=0+Ucc

выхода в

высокоомном

состоянии

Ток утечки

Ild

мкА

-

10

Ui=0+Ucc

шины данных

при вводе

Входная

Cc

пФ

-

35

при

ёмкость

Vm=25°C

тактовой линии

Входная

Ci

пФ

-

5

и

ёмкость

?=1МГц

Параметр

Обозначение

Единица
измерения

Минимальное
значение

Максимальное
значение

Пояснения

Выходная
ёмкость

Co

пФ

-

10

* в числителе - для Z80, в знаменателе - для Z80A.

7.2.2. Динамические характеристики
Z80

При Ucc=5B±5%, Cl =50 пФ и Vm=0^70°C.

Параметр

Обозначение

Минимальное

Максимально

значение

е значение

нс

нс

Период тактовых импульсов

tc

400

*)

Длительность низкого уровня тактового сигнала

tW(CL)

180

2000

Длительность высокого уровня тактового сигнала

tW(CH)

180

**)

Длительность переднего/заднего фронта тактового

tr, tf

-

30

сигнала

Установка сигнала /WAIT до H-L перехода такта

td(WT)

70

-

Установка сигнала /RESET до L-H перехода такта

t<RS)

90

-

Установка сигнала /INT до L-H перехода такта

ta(IT)

60

-

Установка сигнала /BUSRQ до L-H перехода такта

ta(BQ)

80

-

Установка данных до L-H перехода такта в цикле

^(D)

50

-

M1

Установка данных до H-L перехода такта в циклах

tac(D)

60

-

M2-M5

Задержка сигналов на шинах

tH

0

-

Ширина импульса низкого уровня сигнала /NMI

tW(NMI)

80

-

*) te=tW(CL)+tW(CH)+tr+tf

**) Не имеет фиксированного значения, т.е. при высоком уровне тактового сигнала МП Z80 может
находиться в устойчивом состоянии сколь угодно долго.

Времена задержек

При Ucc=5B±5%, Cl=50 пФ и Vm=0^70°C.

Задержка

Обозначение

Максимальное
значение, нс

от H-L перехода такта до /M1=L

tDL(M1)

130

от H-L перехода такта до /M1=H

tDH(M1)

130

от H-L перехода такта до /MREQ=H

tDHC(MR)

100

от L-H перехода такта до /MREQ=H

tDHC(MR)

100

от H-L перехода такта до /MREQ=L

tDHC(MR)

100

от L-H перехода такта до /IORQ=L

tDLC(IR)

90

от H-L перехода такта до /IORQ=L

tDLC(IR)

110

от L-Н перехода такта до /IORQ=H

tDHC(IR)

100

от H-L перехода такта до /IORQ=H

tDHC(IR)

110

от L-H перехода такта до /RD=L

tDLC(RD)

100

от H-L перехода такта до /RD=L

tDLC(RD)

130

от L-H перехода такта до /RD=H

tDHC(RD)

100

от H-L перехода такта до /RD=H

tDHC(RD)

110

от L-H перехода такта до /WR=L

tDLC(WR)

80

от H-L перехода такта до /WR=L

tDLC(WR)

90

от L-H перехода такта до /WR=H

tDHC(WR)

100

Задержка

Обозначение

Максимальное
значение, нс

от L-H перехода такта до /RFSH=H

tDH(RF)

150

от L-H перехода такта до /RFSH=L

tDL(RF)

180

от H-L перехода такта до /HALT=L

tD(HT)

300

от L-H перехода тахта до /BUSAK=L

tDL(BA)

120

от H-L перехода такта до /BUSAK=H

tDH(BA)

110

вывода адреса

tD(AD)

145

адреса до перехода к третьему состоянию

tF(AD)

110

вывода данных

tD(D)

230

данных до перехода к третьему состоянию в цикле записи

tF(D)

90

сигналов /MREQ, /IORQ, /RD, /WR до перехода к третьему

tF(C)

100

состоянию

Время задержки увеличивается на 10 нс при возрастании ёмкости нагрузки на каждые 50

пФ до максимально 200 пФ для шины данных и 100 пФ для шин адреса и управления.

Дополнительные данные о времени.

Вывод адреса до активизации /MREQ в циклах обращения к памяти:

tacm = tw(CH) + tF - 75 нс
Вывод адреса до активизации /IORQ, /RD или /WR в циклах ввода/вывода:

tac1 = tc - 80 нс
Задержка адреса после снятия /RD или WR:

tca = tw(CL) + tr - 40 нс
Задержка адреса после снятия /RD или /WR при переходе в третье состояние:

tcaf = tw(CL) + tr - 60 нс
Вывод данных до активизации /WR в циклах обращения к памяти:

tdcm = tc - 210нС
Вывод данных до активизации /WR в циклах ввода-вывода:

tac1 = tw(CL) + tr - 210 нс
Задержка данных после снятия /WR:

tcdf = tw(CL) + tr - 60 нс
Ширина импульса низкого уровня /MREQ:

tw(MRL) = tc - 40 нс
Ширина импульса высокого уровня /MREQ:

tw(MRH) = tw(CH) + tF - 30 нс
Ширина импульса низкого уровня /WR:

tw(WRL) = tc - 40 нс
Вывод /M1 до активизации /IORQ в цикле подтверждения прерывания:
tM1 = 2tc + tw(CH) +tF - 80 нс

7.2.3. Динамические характеристики
Z80A

При Ucc=5B±5%, Cl =50пФ и Vm=0^70°C.

Параметр

Обозначение

Минимальное

Максимальное

значение

значение

нс

нс

Период тактовых импульсов

tc

250

*)

Длительность низкого уровня тактового сигнала

tW(CL)

110

2000

Длительность высокого уровня тактового сигнала

tW(CH)

110

**)

Длительность переднего/заднего фронта тактового

tr, tf

-

30

сигнала

Параметр

Обозначение

Минимальное

Максимальное

значение

значение

нс

нс

Установка сигнала /WAIT до H-L перехода такта

"^(WT)

70

-

Установка сигнала /RESET до L-H перехода такта

ta(RS)

60

-

Установка сигнала /INT до L-H перехода такта

kIT)

80

-

Установка сигнала /BUSRQ до L-H перехода такта

^(BQ)

50

-

Установка данных до L-H перехода такта в цикле

tac(D)

35

-

M1

Установка данных до H-L перехода такта в циклах

tac(D)

50

-

M2-M5

Задержка сигналов на шинах

tH

0

-

Ширина импульса низкого уровня сигнала /NMI

tW(NMI)

80

-

*) tC=tW(CL)+tW(CH)+tr+tf

**) Не имеет фиксированного значения, т.е. при высоком уровне тактового сигнала МП Z80A
может находиться в устойчивом состоянии сколь угодно долго.

Времена задержек

При Ucc=5B±5%, Cl=50 пФ и Vm=0^70°C.

Задержка

Обозначение

Максимальное
значение, нс

от H-L перехода такта до /M1=L

tDL(M1)

100

от H-L перехода такта до /M1=H

tDH(M1)

100

от H-L перехода такта до /MREQ=H

tDHC(MR)

85

от L-H перехода такта до /MREQ=H

tDHC(MR)

85

от H-L перехода такта до /MREQ=L

tDHC(MR)

85

от L-H перехода такта до /IORQ=L

tDLC(IR)

75

от H-L перехода такта до /IORQ=L

tDLC(IR)

85

от L-Н перехода такта до /IORQ=H

tDHC(IR)

85

от H-L перехода такта до /IORQ=H

tDHC(IR)

85

от L-H перехода такта до /RD=L

1"dlc(rd)

85

от H-L перехода такта до /RD=L

tDLC(RD)

95

от L-H перехода такта до /RD=H

tDHC(RD)

85

от H-L перехода такта до /RD=H

tDHC(RD)

85

от L-H перехода такта до /WR=L

"dlc(wr)

65

от H-L перехода такта до /WR=L

tDLC(WR)

80

от L-H перехода такта до /WR=H

tDHC(WR)

80

от L-H перехода такта до /RFSH=H

tDH(RF)

120

от L-H перехода такта до /RFSH=L

"dl(rf)

130

от H-L перехода такта до /HALT=L

tD(HT)

300

от L-H перехода тахта до /BUSAK=L

tDL(BA)

100

от H-L перехода такта до /BUSAK=H

tDH(BA)

100

вывода адреса

tD(AD)

110

адреса до перехода к третьему состоянию

tF(AD)

90

вывода данных

tD(D)

150

данных до перехода к третьему состоянию в цикле записи

1"F(D)

90

сигналов /MREQ, /IORQ, /RD, /WR до перехода к третьему

"f(c)

80

состоянию

Время задержки увеличивается на 10 нс при возрастании ёмкости нагрузки на каждые 50
пФ до максимально 200 пФ для шины данных и 100 пФ для шин адреса и управления.

Дополнительные данные о времени

Вывод адреса до активизации /MREQ в циклах обращения к памяти:

tacm = tw(CH) + tF - 65 нс

Вывод адреса до активизации /IORQ, /RD или /WR в циклах ввода/вывода:

tac1 = tc - 70 нс
Задержка адреса после снятия /RD или WR:

tca = tw(CL) + tr - 50 нс
Задержка адреса после снятия /RD или /WR при переходе в третье состояние:

tcaf = tw(CL) + tr - 45 нс
Вывод данных до активизации /WR в циклах обращения к памяти:

tdcm = tc - 170 нс
Вывод данных до активизации /WR в циклах ввода-вывода:

tac1 = tw(CL) + tr - 170 нс
Задержка данных после снятия /WR:

tcdf = tw(CL) + tr - 70 нс
Ширина импульса низкого уровня /MREQ:

tw(MRL) = tC - 30 нс

Ширина импульса высокого уровня /MREQ:

tw(MRH) = tw(CH) + tF - 20 нс

Ширина импульса низкого уровня /WR:

tw(WRL) = tC - 30 нс

Вывод /M1 до активизации /IORQ в цикле подтверждения прерывания:

tM1 = 2tc + tw(CH) +tF - 65 нс

tw(CH> tc

_tW(CL) > ^(ЛР)

AQ-A15 tD(AD) tF >
—-k- к -

ус ir c~

| | | *wC(D> ■ |c | |

D0-D7 Ввод "^WiTj"

twC(D) 1 1 t >l - tp(D)

-—«-Эи■ tM D(D) * . . К

z>| к ——11 i

D0-D7 „ „ Вывод Y

j.I icDL(M1) ^^___ I, Miliar

_!_[J ■! i |Mtca

|| * L<RF) | j J |jDH<RF> 1 Ijtcpf

RFSH у_'Jr |c'tF<c>

—r.-:—_ 1 I toHC(MR)

tDLC(MR) tpHC<MR> || ft™™ -j-

_ Ы-к- - I>| к tw(MRL) I I I

MREtQ _TO'-N_

*««•»—tr—;-r Ti—г - I

j tpLC(RD) tDHC(RD^ ■ |tw(MRH> ^ g tpHC(RD)

® Ж -N_

, _l I tDHC(WR)

__tDL^3l |cu4^-1

wr —~i ~T j П ^v^^tn^—r

LDLC(IR^| ^ tPHC(IR) I tDLC(IR) ИС >1 N-j-—4 I tpHC(IR)

■ORQ V |Г wTTk 11 —^

--к-■-< I

tpLC(RD) ^__tpHC(RD)

II II I *DLC(WR) . ^_^-—-^ | |

WR -С 11 -

tW(WT) | ^ g tH taci _ >-

™^jczz5zr tD(HT>|c |c tD,HT)

HALT- 1-

tw(IT) tH -'

———M к :>
INT-V-У-

__■ tw(HMI) -Л---Г--tpL(BA) ,,

NM. II W„)|c ,

busrq n Ьш.

BUSAK- 'V—

tw(RT) tH --'

___1—- -M к >

RESET

Рис. 7.5. Временные характеристики МП Z80/Z80A (к 7.2.2 и 7.2.3)




СОДЕРЖАНИЕ:


  Оставте Ваш отзыв:

  НИК/ИМЯ
  ПОЧТА (шифруется)
  КОД



Темы: Игры, Программное обеспечение, Пресса, Аппаратное обеспечение, Сеть, Демосцена, Люди, Программирование

Похожие статьи:
Outro - Адреса редакции.
Обратная связь - контакты редакции.
Развлечения - ответы на головоломки.
Что нового - О новинках в Минске.
AAAparty demoreview - обзор демо с AAA Demoparty.

В этот день...   24 ноября